UVF1B401 : Systèmes numériques sur puces - Automne 2016/2017


Retour
Programmé en IG 2A Automne
IG 3A Automne
MR 2A MARS Automne
FIP 3A RT Automne
EDF01B401
  Présentation
 
La rapide évolution des composants CMOS vers les nanotechnologies offre la possibilité d'intégrer un système complexe dans un circuit intégré SOC (System On Chip). Parallèlement, la diversité et la complexité des applications « temps réel », dédiées à des systèmes embarqués, nécessitent l'utilisation d'un flot de conception mixte logiciel/matériel (Codesign) reposant sur des langages tels que SystemC et des méthodologies comme la synthèse d'architecture. Cette UV présente les architectures, les outils et les méthodologies utilisés pour l'intégration de ces systèmes complexes.
 
Objectifs pédagogiques :
  • Capacité à concevoir un système numérique
  • Apprendre un langage de modélisation pour les systèmes numériques (le langage SystemC)
  • Maîtriser la description et la conception d'une application numérique à l'aide d'un outil de synthèse d'architecture
  • Prendre en main un flot de conception système dédié aux SoCs
  • Appliquer les méthodes permettant d'arriver le plus sûrement possible au résultat espéré
  • Avoir connaissance des principes architecturaux utilisés dans les microprocesseurs et processeurs de traitement de signal
  • Savoir justifier d'un choix de circuit en fonction de l'application
Localisation  : BREST
Responsable  : Matthieu ARZEL
Co-responsable  : Michel JEZEQUEL
Filière(s)  : F1B
Credits IG 2A  : 6
Credits IG 3A  : 6
Credits FIP 3A RT  : 6
Dernière màj le 15-MAR-16 par DJOSSE
  Modules
 
Code Intitulé
Title
Responsable
Coordinator
Co-resp. Etat
State
Date màj
Last update
F1B401A Systèmes numériques sur puces M.Arzel M.Jezequel Validée 15-03-16

IMT Atlantique
Campus de Brest
Technopôle Brest-Iroise
CS 83818
29238 Brest Cedex 3
France

Tél  +33 (0)2 29 00 11 11
Fax +33 (0)2 29 00 10 00